
Rycina 1. Podstawowe bramy logiczne w proteusie z tabelą prawdy
Bramy logiczne to Podstawowe elementy składowe cyfrowej elektroniki.Służą one do wykonywania prostych funkcji logicznych przy użyciu wejść binarnych, co oznacza, że mają one tylko do czynienia 0s i 1s.Możesz myśleć o nich jako o niewielkich decydentach, którzy sprawdzają sygnały wejściowe i wytwarzają dane wyjściowe na podstawie określonej reguły logicznej.
Weź Nie brama, Na przykład.Jest to jedna z najprostszych bram i działa jak przełącznik, który przewraca wejście.Jeśli wejście jest 0, zamienia go w 1 na wyjściu.Jeśli wejście jest 1, wyjście staje się 0.To jest jak automatyczny przeciwny generator.
Te bramy logiczne to nie tylko teoria - można je zbudować za pomocą Podstawowe części elektroniczne Jak rezystory, diody i tranzystory.Chociaż działa to w małych, prostych projektach lub celach uczenia się, nie jest praktyczne w przypadku dużych obwodów lub urządzeń w świecie rzeczywistym.Tam właśnie produkcja technologie Przyjdź, aby ułatwić, szybciej i bardziej niezawodne.
Istnieją dwie główne technologie stosowane w tworzeniu bram logicznych do obwodów komercyjnych:
TTL (logika tranzystor-transistor) Wykorzystuje bipolarne tranzystory połączenia, takie jak typy NPN i PNP.Są to część Seria 7400, na które często możesz się spotkać w elektronice.
CMO (komplementarny półprzewodnik tlenku metalu) Z drugiej strony bramy Mosfets Lub JFET i są znane ze swoich Szybka wydajność I Niskie użycie mocy.Bramy CMO są szeroko stosowane, ponieważ są niezawodne i działają dobrze nawet przy dużych prędkościach.
Zarówno TTL, jak i CMO mają swoje mocne strony, a wybór zależy od tego rodzaju obwodu, z którym pracujesz.Ale zrozumienie, w jaki sposób funkcjonują, daje wyraźniejszy obraz tego, jak bramy logiczne pasują do szerszego obrazu cyfrowego designu.
Aby wykonać schematy obwodów łatwiejsze do odczytania i zrozumienia, każda brama logiczna otrzymuje unikalny symbol.Symbole te pomagają szybko rozpoznać, jaki rodzaj logiki wykonuje brama, nie potrzebując pisania jakiegokolwiek wyjaśnienia.
Używanie symboli nie tylko oszczędza miejsce na schemacie, ale także utrzymuje schludne i spójne obwód.Staje się to szczególnie pomocne, gdy pracujesz Bardziej złożone projekty, gdzie kilka bram jest połączonych ze sobą.Po zapoznaniu się z tymi symbolami czytanie obwodów cyfrowych staje się znacznie prostsze.
Najczęściej używane symbole obejmują symbole dla I lub nie, i bramy.Każdy ma wyraźny kształt, więc możesz natychmiast je rozróżnić.Te podstawowe bramy pojawiają się często zarówno w elektronice dla początkujących, jak i zaawansowanych, a ich symbole są używane w PodręcznikiW Narzędzia programowe, takie jak Proteusoraz schematyczne schematy w świecie rzeczywistym.
Uczenie się i rozpoznawanie tych symboli jest jednym z pierwszych kroków, z którymi można się z tym wygodnie Cyfrowy projekt obwodu logicznego.

Rysunek 2. Symbole podstawowych bram logicznych
Każda brama logiczna jest zgodna z określoną regułą logiczną, która łączy jej dane wejściowe z wyjściem.A Tabela prawdy to prosty i jasny sposób, aby pokazać, jak brama zachowuje się przy wszystkich możliwych kombinacjach wejściowych.To jak ściągawka, która dokładnie mówi, czego wyjść można oczekiwać dla każdego zestawu danych wejściowych.
W typowym tabeli prawdy, Wejścia są wymienione po lewej stronie i Wyjścia po prawej stronie.Ten układ pomaga łatwo prześledzić, jak logika przepływa przez bramę.
Tabela prawdy Nie brama (który odwraca jego wejście) pokazano poniżej:
| Wejście | Wyjście |
| 0 | 1 |
| 1 | 0 |
Jak widać, ten stół ma 2 wiersze, jeden dla każdej możliwej wartości wejściowej.To dlatego, że nie ma tylko bramy jedno wejście, więc 2¹ = 2 możliwe kombinacje.
Liczba wierszy w tabeli prawdy zależy od tego, ile danych wejściowych ma brama.Możesz obliczyć liczbę wierszy za pomocą wzoru 2ⁿ, Gdzie n to liczba danych wejściowych.Tak więc brama z 2 wejściami będzie miała 2² = 4 wiersze.
Tabele prawdy są szczególnie pomocne w Logika logiczna oraz operacje związane z matematyką, w których wizualizacja relacji wejściowych ułatwia zrozumienie, jak działa obwód.Gdy się z nimi zapoznasz, przekonasz się, że są one potężnym narzędziem do planowania i analizy systemów cyfrowych.
Projektowanie bram logicznych może być proste po zrozumieniu różnych zastosowanych metod.Możesz je zbudować za pomocą podstawowych komponentów elektronicznych lub wybrać bardziej zaawansowane podejścia, które zapewniają lepszą wydajność.Wybór zależy od tego, nad czym pracujesz, i jak niezawodny lub szybki byłby obwód.
Jednym z powszechnych sposobów tworzenia bram logicznych jest użycie podstawowych komponentów, takich jak rezystory, diody i tranzystory.Są świetne do nauki i małych projektów.Niektóre znane typy tych prostych obwodów logicznych obejmują:
• • RTL (logika rezystora-transystora) - Używa rezystorów i tranzystorów.Jest łatwo zbudować, ale nie jest zbyt szybki ani wydajny.
• • DTL (logika diod-transistor) - Łączy diody i tranzystory.Nieco poprawia wydajność nad RTL.
• • ECL (logika sprzężona z emitera) - Koncentruje się bardziej na prędkości, ale zużywa większą moc.
• • DRL (logika-asystorowa) - Wykorzystuje tylko diody i oporniki i służą głównie do celów demonstracyjnych lub edukacyjnych.
Te proste projekty działają dobrze, aby zrozumieć, w jaki sposób funkcjonują bramy logiczne, ale często wiążą się z wadami takimi jak wolniejsze czasy reakcji I wrażliwość na hałas, co może wpłynąć na to, jak dokładnie działają.
Aby poprawić wydajność, możesz użyć bardziej wyrafinowanych metod, takich jak Ttl I CMOS, które są powszechne w codziennych obwodach cyfrowych.Metody te są szybsze, bardziej stabilne i lepiej nadają się do zastosowań w świecie rzeczywistym.
• • TTL (logika tranzystor-transistor) Wykorzystuje tranzystory NPN i PNP do tworzenia bram, które przełączają się szybciej i działają lepiej niż podstawowe projekty.Od wielu lat jest szeroko stosowany w systemach cyfrowych.
• • CMO (komplementarny półprzewodnik tlenku metalu) używa MOSFET lub FET.Jest popularny dla tego Niskie użycie mocy, szybkie przełączanie, I Silna odporność na hałas.Z powodu tych korzyści CMOS jest najczęściej stosowaną metodą projektowania bram logicznych.
Jeśli budujesz bardziej złożony obwód lub chcesz czegoś, co jest szybkie i niezawodne, z TTL lub CMO zapewni lepsze wyniki.Metody te są stosowane w większości nowoczesnych urządzeń, więc nauka ich pomoże budować obwody, które są bardziej wydajne i niezawodne.
Oto przykład I brama projektowanie za pomocą Logika-asystorowa (DRL) i a Brama Nand Zbudowany z Logika diod-transistor (DTL). Tego rodzaju obwody są dobrym sposobem na zrozumienie, jak działają bramy logiczne na poziomie podstawowym.

Rysunek 3. Projektowanie obwodu i NAND bram z podstawowymi elementami
Jak widać na powyższym rysunku, obwody te są dość proste do utworzenia.Potrzebują tylko podstawowych części, takich jak diody, rezystory i tranzystory.To sprawia, że są świetne do nauki lub budowania małych obwodów eksperymentalnych.
Jednak mimo że te konfiguracje są łatwe do zbudowania, nie są używane w komercyjnych obwodach zintegrowanych.Powodem jest to, że często cierpią Utrata wysokiej mocy z powodu rezystorów podciągających i opóźnione odpowiedzi znany jako Opóźnienia propagacji.Problemy te mogą wpływać na wydajność i niezawodność bramki w większych lub szybszych obwodach.
Z tego powodu Ttl I CMOS Technologie są preferowane do projektowania bram logicznych w praktycznych zastosowaniach.Oferują lepszą prędkość, niższe zużycie mocy i bardziej spójne wyniki.
TTL, OR Logika tranzystora-transystora, Zastosowanie Tranzystory NPN i PNP Aby zbudować cyfrowe bramy logiczne.Bramy te znane są z szybkiego przełączania i są szeroko stosowane w wielu obwodach elektronicznych.Bramy TTL są zaprojektowane do działania na określonych poziomach napięcia w celu reprezentowania stanów logicznych.
W Idealna brama TTL, A Niski (0) Sygnał logiczny odpowiada 0 woltówi Wysoki (1) Sygnał logiczny odpowiada 5 woltów.Ale w rzeczywistym obwodach poziomy napięcia są nieco bardziej specyficzne.Rozważany jest sygnał NISKI Jeśli jest pomiędzy 0 I 0,8 woltyi to jest WYSOKI Jeśli jest pomiędzy 2 i 5 woltów.Zakres od 0,8 V do 2 V. jest niestabilny i nie jest wyraźnie rozpoznawany jako wysoki lub niski.Ten nieokreślony obszar jest często nazywany A "Ziemia żadnej człowieka„Ponieważ może powodować nieprzewidywalne zachowanie.
Aby uniknąć problemów w tej luce napięcia, często używają obwodów Rezystory podciągające lub rozciągnięte.Pomagają one ustabilizować sygnał i utrzymać go wyraźnie w wysokim lub niskim zakresie.
Istnieje wiele wersji TTL Logic Gate ICS, takich jak 74lxx, 74lsxx, 74alsxx, 74HCXX, 74HCTXX i 74ACTXX.Każdy typ ma nieco inną wydajność w zależności od wewnętrznej struktury i materiałów, takich jak prędkość, użycie mocy lub napięcie przełączające.
TTL pozostaje niezawodną i popularną metodą budowania bram logicznych, szczególnie gdy prędkość jest ważna, a wymagania dotyczące mocy są umiarkowane.
CMOS, który oznacza Komplementarny półprzewodnik tlenku metalu, to kolejna popularna metoda stosowana do budowania bram logicznych.Zamiast używać standardowych tranzystorów, używają obwodów CMOS FET (tranzystory efektu terenowe) I Mosfets.Komponenty te sprawiają, że bramy CMOS są bardziej wydajne pod względem zużycia mocy i lepiej w obsłudze szumu elektronicznego.
W bramach logicznych CMOS poziomy napięcia stosowane do definiowania stanów logicznych różnią się nieco od TTL.Rozważany jest sygnał Niski (0) Kiedy spada między 0 i 1,5 woltai to jest rozważane WYSOKI (1) Jeśli jest pomiędzy 3 i 18 woltów.Te szersze zakresy napięcia pomagają bramom CMOS działać dobrze w różnych zasilaniach i aplikacjach.
| Logika Bramy | Niski (0) | Wysoki (1) |
| Ttl | 0-0,8v | 2-5 V. |
| CMOS | 0-1.5 V. | 3-18v |
Jednym z głównych powodów, dla których CMOS jest dziś szeroko stosowany niskie zużycie energii.W przeciwieństwie do TTL, bramy CMOS pobierają znaczny prąd tylko podczas przełączania stanów.To sprawia, że są doskonałym wyborem dla urządzeń i systemów zasilanych baterią, w których ważna jest efektywność energetyczna.
Z ich Szybka reakcja, odporność na hałas i niskie zużycie energii, Bramy CMOS znajdują się w większości nowoczesnych obwodów cyfrowych - od mikrokontrolerów i układów pamięci po smartfony i komputery.
Bramy logiczne są dostępne w wielu formach, w zależności od tego, ile mają wkładów, i tego rodzaju logiki, które przestrzegają.Chociaż istnieje wiele wyspecjalizowanych typów, większość obwodów cyfrowych wykorzystuje tylko kilka wspólnych bram.Gdy zrozumiesz te podstawowe i zaawansowane, łatwiej jest pracować z bardziej złożonymi projektami logiki.
Istnieją trzy główne bramy logiczne, które stanowią podstawę wszystkich operacji cyfrowych:
• • I brama - Wysokie wyniki tylko wtedy, gdy wszystkie dane wejściowe są wysokie.
• • Lub brama - Wysokie wysypane, gdy co najmniej jedno wejście jest wysokie.
• • Nie brama - zwany także falownikiem;Odwraca wartość wejściową.Jeśli wejście wynosi 1, wyjście to 0 i odwrotnie.
Bramy te są często punktem wyjścia przy projektowaniu obwodów logicznych, ponieważ są proste do zrozumienia i szeroko stosowane.

Rysunek 4. Symbole i tabele prawdy wspólnych bram logicznych
Oprócz podstawowych bram jest kilka Zaawansowane bramy wykonane przez połączenie lub rozszerzenie podstawowej logiki.Należą do nich:
• • Brama Nand - Działa jak brama, a następnie brama.Daje niskie wyjście tylko wtedy, gdy wszystkie wejścia są wysokie.
• • Ani bramy - łączy lub nie.Daje wysokie wyjście tylko wtedy, gdy wszystkie dane wejściowe są niskie.
• • Xor Gate (wyłącznie lub) - Wysokie wyniki tylko wtedy, gdy dane wejściowe są różne.
• • XNOR GATE (wyłącznie nor) - Wysokie wyjście, gdy dane wejściowe są takie same.
Bramy te znajdują się w szerokiej gamie systemów opartych na logice, od prostych kontrolerów po złożone procesory.

Rysunek 5. Symbole bram logicznych
Istnieje również kilka mniej powszechnie używanych bram, które służą specjalnym celom w projektowaniu logicznym:
• • Min Gate (minimalna logika) - Wyświetla najmniejszą wartość wejściową.
• • Maksymalna brama (maksymalna logika) - Wyświetla największą wartość wejściową.
• • Brama inh (hamuje logikę) - Blokuje wyjście na podstawie sygnału sterowania.
• • Maj Gate (większość logiki) - Wyświetla wartość, na którą zgadza się większość danych wejściowych.
• • Brama IMP (logika implikacji) - wytwarza wyjście na podstawie logiki warunkowej.
Chociaż nie zobaczysz ich w każdym projekcie, mogą być pomocne w niektórych aplikacjach, w których potrzebne jest określone zachowanie logiczne.
. I brama jest jedną z najczęściej używanych bram logicznych w cyfrowej elektronice, szczególnie w systemach, w których wiele warunków musi być jednocześnie prawdziwe.Wykonuje operowanie logiczne znane jako spójnik, co oznacza, że sprawdza czy wszystkie dane wejściowe są wysokie (1). Jeśli tak, wyjście jest wysokie.Jednak jeśli nawet Jedno wejście jest niskie (0), Wyjście staje się niskie.
Ta brama jest często używana w systemach sterowania, w których należy spełnić więcej niż jeden wymóg, aby coś się wydarzyło.Na przykład w obwodzie, w którym zarówno czujnik, jak i przełącznik muszą być włączone, aby zasilać silnik, AN i Brama idealnie pasuje.
Działanie i bramka może być reprezentowana jako A · b = y, gdzie A i B są wejściami, a Y jest wyjściem.Ważne jest, aby wiedzieć, że i bramy mogą mieć więcej niż dwa wejścia, i wszystko musi być wysokie, aby wyjście była wysoka.W przeciwnym razie brama wytwarza niską moc wyjściową.

Rysunek 6. I symbol bramki
| A | B | A.B |
| 0 | 0 | 0 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |
Powyższy rysunek pokazuje symbol bramki, a tabela prawdy poniżej sprawia, że logika jest jeszcze wyraźniejsza.Widać, że tylko ostatnia kombinacja wejściowa (1, 1) daje wysoką moc wyjściową.Wszystkie pozostałe kombinacje prowadzą do niskiej mocy wyjściowej, co odpowiada opisanym zachowaniu.
Symulacja i brama Odmieniec to świetny sposób, aby zobaczyć, jak zachowuje się w prawdziwym obwodzie.Proteus zawiera wbudowany i bramkowy komponent w swojej bibliotece, dzięki czemu można go przeciągnąć do miejsca roboczego i łatwo skonfigurować test.

Rycina 7. Symulacja i bramka w proteusie
Aby wykonać symulację, potrzebujesz:
• • I brama
• • Przełącza logikę (Aby zmienić wartości wejściowe między 0 a 1)
• • PROWADZONY (w celu wizualizacji stanu wyjściowego)
• • Terminal naziemny
Zacznij od umieszczenia bramki na obszarze projektowym.Łączyć przełącza logikę do danych wejściowych i PROWADZONY na styku wyjściowym.Przymocuj niezbędny uziemienie, aby ukończyć obwód.Po uruchomieniu symulacji spróbuj zmienić wejścia.Zauważysz, że LED oświetla tylko wtedy, gdy oba wejścia są wysokie- Po prostu zgodnie z oczekiwaniami ze stolika prawdy.
Ta prosta symulacja daje solidne zrozumienie, w jaki sposób i brama funkcjonuje w prawdziwych obwodach cyfrowych.Pokazuje także, w jaki sposób różne warunki wejściowe bezpośrednio wpływają na wyjście.Jest to skuteczny sposób nauki, w jaki sposób można użyć bram logicznych do podejmowania decyzji w systemach elektronicznych.
. Lub brama jest kolejnym kluczowym elementem cyfrowych systemów logicznych.Działa na logice znanej jako rozbieżność, co oznacza, że sprawdza, czy co najmniej jedno wejście jest wysokie (1).Jeśli tak, wyjście będzie również wysokie.Jedynym przypadkiem, w którym wyjście jest niskie (0), jest kiedy Wszystkie wejścia są niskie.
Ten typ bramy jest przydatny w sytuacjach, w których Każdy z wielu warunków Bycie prawdą wystarczy, aby uruchomić akcję.Na przykład, jeśli chcesz, aby światło włączyło się po naciśnięciu któregokolwiek z dwóch przełączników, brama jest właściwym wyborem.
Funkcja bramki lub jest zwykle wyrażana jako A + B = y , gdzie A i B są wejściami, a Y jest wyjściem.Pamiętaj, że znak Plus (+) nie oznacza dodatku arytmetycznego - reprezentuje logiczny lub operacyjny.

Rysunek 8. lub symbol bramy
| A | B | A+B. |
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 1 |
Jak pokazano w powyższej tabeli prawdy, wyjście jest niskie Tylko wtedy, gdy oba dane wejściowe są 0.W każdym innym przypadku, nawet jeśli tylko jedno wejście jest wysokie, wyjście jest wysokie.To różni się od bramki, która wymaga, aby wszystkie dane wejściowe były wysokie, aby uzyskać wysoką moc wyjściową.
Aby lepiej zrozumieć, jak działa brama, możesz ją symulować za pomocą Odmieniec, tak jak zrobiłeś to z bramą.Proteus ma wbudowany lub bramkowy komponent, którego można łatwo użyć w konfiguracji obwodu.

Rycina 9. Symulacja lub bramka w proteusie
Do tej symulacji potrzebujesz następujących komponentów:
• • Lub brama
• • Przełącza logikę (Aby zastosować sygnały wejściowe)
• • PROWADZONY (Aby wizualizować dane wyjściowe)
• • Terminal naziemny
Po podłączeniu komponentów przełącz wejścia, aby przetestować różne kombinacje.Zauważysz, że LED się włącza Jeśli jedno lub oba wejścia są ustawione na wysokie.. LED pobyty Wyłączone tylko wtedy, gdy oba dane wejściowe są niskie, który dokładnie pasuje do tego, co pokazuje tabela prawdy.
Ta symulacja jest praktycznym sposobem obserwowania, jak lub bramy radzą sobie z warunkami logicznymi.Ułatwia to zrozumienie, w jaki sposób są używane w prawdziwych obwodach do podejmowania decyzji, kiedy Każdy warunek wystarczy, aby aktywować wyjście.
. Nie brama, zwany także falownik, jest najbardziej podstawową bramą logiczną, z którą napotkasz w cyfrowej elektronice.To tylko jedno wejście i jedno wyjście, a jego głównym zadaniem jest Odwróć wejście wartość.Jeśli dasz to 0, wyjście staje się 1.Jeśli wejście jest 1, wyjście przewraca się do 0.Dlatego nazywa się to falownikiem - po prostu odwraca sygnał, który otrzymuje.
Ta brama jest często reprezentowana za pomocą A', Gdzie A jest wejściem, a apostrof (′) oznacza „nie” lub „przeciwny”.Jest powszechnie używany, gdy potrzebujesz obwodu, aby zareagować, gdy jest sygnał nie obecnelub wyłączyć coś, gdy stan staje się aktywny.Na przykład, jeśli chcesz, aby system pozostał wyłączony, gdy czujnik jest włączony, możesz użyć bramki, aby odwrócić sygnał.

Rysunek 10. Nie symbol bramki
| A | B |
| 0 | 1 |
| 1 | 0 |
. Tabela prawdy Albowiem bramka jest niezwykle prosta i łatwa do zapamiętania.Ponieważ jest tylko jedno dane wejściowe, jest po prostu dwie możliwości.Kiedy wejście jest 0, wyjście jest 1.Kiedy wejście jest 1, wyjście jest 0.To czyste i przewidywalne zachowanie sprawia, że nie ma bramki bardzo przydatne w projektowaniu logicznym.
Możesz łatwo zobaczyć, jak działa nie brama, konfigurując szybkie Symulacja w proteusie.Proteus oferuje wstępną bramę, a nie bramę w bibliotece komponentów, dzięki czemu konfiguracja jest szybka, jak i przyjazna dla początkujących.

Rycina 11. Symulacja nie bramki w proteusie
Aby zbudować symulację, potrzebujesz następujących komponentów:
• • Nie brama
• • Przełącznik logiczny (Aby ręcznie zmienić dane wejściowe)
• • PROWADZONY (Aby pokazać wyjście wizualnie)
• • Terminal naziemny
Zacznij od umieszczenia bramki w przestrzeni roboczej Proteus.Podłącz przełącznik logiczny do jego wkładu i LED do jego wyjścia.Na koniec dodaj połączenie uziemienia, aby ukończyć obwód.Po uruchomieniu symulacji i zmiany przełączania logiki między 0 a 1, zobaczysz, że LED oświetla, gdy wejście wynosi 0, I wyłącza się, gdy wejście wynosi 1.
Ta prosta konfiguracja wyraźnie pokazuje zachowanie falownika.Po dowiedzeniu się, jak I I LUB Gates pracuje, zrozumienie, że brama nie kończy trio Podstawowe bramy logiczne.Te bramy tworzą fundacja W przypadku wszystkich innych cyfrowych obwodów logicznych i opanowanie ich daje silny punkt wyjścia do zbadania bardziej złożonych projektów.
Zrozumienie bram logicznych jest pierwszym krokiem do nauki działania obwodów cyfrowych.Od prostych bramek i lub, a nie do bardziej zaawansowanych opcji, takich jak NAND i XOR, każdy odgrywa unikalną rolę w przetwarzaniu sygnałów binarnych.Bramy te są łatwe do zrozumienia, gdy poznasz ich symbole, tabele prawdy i jak je przetestować poprzez symulację.Korzystanie z narzędzi takich jak Proteus sprawia, że proces uczenia się jest wyraźniejszy i bardziej praktyczny.Budując pewność siebie dzięki tym podstawom, łatwiej będzie przejść do bardziej złożonych systemów cyfrowych.Niezależnie od tego, czy eksperymentujesz, czy studiujesz, te elementy składowe będą się pojawiać wielokrotnie.
Proszę wysłać zapytanie, natychmiast odpowiemy.
Bramy logiczne służą do kontrolowania, w jaki sposób sygnały binarne (0 i 1) oddziałują w obwodzie.Pomagają podejmować decyzje na podstawie warunków.Na przykład An i Gate podaje sygnał tylko wtedy, gdy wszystkie wejścia są włączone.Są podstawowymi częściami funkcji w kalkulatorach, komputerach i innych.
Istnieją trzy podstawowe typy: i lub, a nie.Bramy te wykonują podstawowe operacje logiczne.Bardziej złożone bramy, takie jak Nand, Nor, Xor i XNOR, są budowane przy użyciu kombinacji tych trzech.
Bramy TTL (logika tranzystor-transistor) wykorzystują bipolarne tranzystory połączenia i są znane z szybkiego przełączania, ale zużywają większą moc.CMO (komplementarne półprzewodnik tlenku metalu) wykorzystują tranzystory w polu i są bardziej energooszczędne.CMO jest często używane w urządzeniach zasilanych baterią, ponieważ zużywa mniej energii.
Tabele prawdy pokazują wszystkie możliwe kombinacje wejściowe i ich dopasowane wyjście dla bramki logicznej.Pomagają ci dokładnie zrozumieć, jak brama zareaguje w każdej sytuacji.Ułatwia to przewidzieć, w jaki sposób obwód będzie się zachowywać podczas jego projektowania lub testowania.
Tak, możesz użyć oprogramowania takiego jak Proteus do symulacji bram logicznych na komputerze.Pozwala umieszczać wirtualne bramy, łączyć je i testować ich zachowanie w czasie rzeczywistym.Pomaga to uczyć się bez konieczności fizycznych komponentów i zmniejsza szanse na błędy okablowania.
na 2025/05/6
na 2025/05/5
na 8000/04/18 147757
na 2000/04/18 111931
na 1600/04/18 111349
na 0400/04/18 83719
na 1970/01/1 79508
na 1970/01/1 66892
na 1970/01/1 63010
na 1970/01/1 62990
na 1970/01/1 54081
na 1970/01/1 52111